书籍详情
电子设计自动化
作者:马永军 王蓉 主编
出版社:北京理工大学出版社
出版时间:2023-06-01
ISBN:9787576325218
定价:¥52.00
内容简介
\"本教材将可编程逻辑器件、PCB电路板设计和实际应用相结合,以三人表决器的设计、3-8线译码器的设计、2进制加法计数器的设计、数字秒表的设计、Altium Designer电路原理图设计、Altium Designer印制电路板设计等项目构建知识和能力体系 ,围绕项目设计需求讲述相关理论内容,以够用为度,突出应用性和可操作性。以真实项目和产品作为技能训练的载体,着重介绍QuartusII软件、Altium Designer软件等EDA工具及VHDL语言完成电路的设计与仿真,在设计项目中融入了FPGA配置器件的程序下载、RTC图观察器应用等实用内容,技能训练按认知学习规律,从基础训练到拓展训练,由易到难,由简单到复杂,即相互关联又循序渐进,每个设计项目和训练任务都有详细注释和视频教学资源,有利于不同层次的同学学习电子设计自动化的相关基础知识。读者对象:本教材可作为高职高专院校、广播电视大学、成人高校和技师学院电子信息、应用电子及相关专用的教学用书,也可作为相关部门的技术培训教材或电子设计从业人员的入门参考书。\"
作者简介
马永军,男,1970年12月生,中 员,九江职业技术学院电气工程学院教师,工程硕士,教授,校学术委员会委员,校教学督导,省高新技术企业评审专家,省人文社科项目评审专家,省政府采购评审专家,主持省级重点课题2项,主编教材2本,发表核心期刊论文3篇。
目录
项目一 三人表决器的设计
1.1 项目设计内容描述
1.2 项目相关理论知识
1.2.1 EDA技术简介
1.2.2 可编程逻辑器件
1.2.3 Quartus Ⅱ软件应用
1.3 三人表决器原理图设计
1.3.1 项目分析
1.3.2 项目设计
1.3.3 项目实施
1.3.4 Quartus Ⅱ器件编程
1.4 总结与思考
1.5 基础训练任务
1.5.1 任务1:一位全加器的设计
1.5.2 任务2:一位半加器的设计
1.5.3 任务3:一位全减器的设计
1.5.4 任务4:一位相同比较器的设计
1.6 拓展训练任务
1.6.1 任务1:四位全加器的设计
1.6.2 任务2:四位相同比较器的设计
1.6.3 任务3:乘法器的设计
1.6.4 任务4:除法器的设计
项目二 3-8线译码器的设计
2.1 项目设计内容描述
2.2 项目相关理论知识
2.2.1 VHDL语言概述
2.2.2 VHDL语言程序结构
2.2.3 VHDL语言基本要素
2.2.4 VHDL的并行语句
2.3 3-8线译码器VHDL设计
2.3.1 项目分析
2.3.2 项目设计
2.3.3 项目实施
2.3.4 RTL图观察器应用
2.4 总结与思考
2.5 基础训练任务
2.5.1 任务1:交通灯故障报警电路设计
2.5.2 任务2:二输入与非门的设计
2.5.3 任务3:数据编码器的设计
2.5.4 任务4:数码管显示译码器的设计
2.6 拓展训练任务
2.6.1 任务1:格雷码编码器的设计
2.6.2 任务2:优先编码器的设计
2.6.3 任务3:只读存储器的设计
2.6.4 任务4:八路数据选择器的设计
项目三 二进制加法计数器的设计
3.1 项目设计内容描述
3.2 项目相关理论知识
3.2.1 VHDL进程语句
3.2.2 VHDL顺序语句
1.1 项目设计内容描述
1.2 项目相关理论知识
1.2.1 EDA技术简介
1.2.2 可编程逻辑器件
1.2.3 Quartus Ⅱ软件应用
1.3 三人表决器原理图设计
1.3.1 项目分析
1.3.2 项目设计
1.3.3 项目实施
1.3.4 Quartus Ⅱ器件编程
1.4 总结与思考
1.5 基础训练任务
1.5.1 任务1:一位全加器的设计
1.5.2 任务2:一位半加器的设计
1.5.3 任务3:一位全减器的设计
1.5.4 任务4:一位相同比较器的设计
1.6 拓展训练任务
1.6.1 任务1:四位全加器的设计
1.6.2 任务2:四位相同比较器的设计
1.6.3 任务3:乘法器的设计
1.6.4 任务4:除法器的设计
项目二 3-8线译码器的设计
2.1 项目设计内容描述
2.2 项目相关理论知识
2.2.1 VHDL语言概述
2.2.2 VHDL语言程序结构
2.2.3 VHDL语言基本要素
2.2.4 VHDL的并行语句
2.3 3-8线译码器VHDL设计
2.3.1 项目分析
2.3.2 项目设计
2.3.3 项目实施
2.3.4 RTL图观察器应用
2.4 总结与思考
2.5 基础训练任务
2.5.1 任务1:交通灯故障报警电路设计
2.5.2 任务2:二输入与非门的设计
2.5.3 任务3:数据编码器的设计
2.5.4 任务4:数码管显示译码器的设计
2.6 拓展训练任务
2.6.1 任务1:格雷码编码器的设计
2.6.2 任务2:优先编码器的设计
2.6.3 任务3:只读存储器的设计
2.6.4 任务4:八路数据选择器的设计
项目三 二进制加法计数器的设计
3.1 项目设计内容描述
3.2 项目相关理论知识
3.2.1 VHDL进程语句
3.2.2 VHDL顺序语句
猜您喜欢