书籍详情

集成电路系统级封装

集成电路系统级封装

作者:梁新夫 著

出版社:电子工业出版社

出版时间:2021-10-01

ISBN:9787121421297

定价:¥158.00

购买这本书可以去
内容简介
  系统级封装(System-in-Package,SiP)是一种通过封装技术实现集成电路特定功能的系统综合集成技术,它能有效实现局部高密度功能集成,减小封装模块尺寸,缩短产品开发周期,降低产品开发成本。本书全面、系统地介绍系统级封装技术,全书共9章,主要内容包括:系统集成的发展历程,系统级封装集成的应用,系统级封装的综合设计,系统级封装集成基板,封装集成所用芯片、元器件和材料,封装集成关键技术及工艺,系统级封装集成结构,集成功能测试,可靠性与失效分析。
作者简介
  梁新夫博士,江苏长电科技股份有限公司高级副总裁、总工程师,毕业于西安交通大学材料科学及工程系、美国加州大学(尔湾)化学工程及材料科学系。曾在美国、德国等国际一流企业从事研发和管理工作,拥有非常丰富的半导体先进封装技术研发和管理经验。在行业国际会议和国际核心学术期刊上发表近20篇高水平论文,累计申请各类知识产权专利78项,尤其在SiP多芯片微模封装(MCM-L)的开发中有多项世界首创技术。2012年入选国家“****”,2013年入选江苏省“双创”人才,2015年起担任中国国际半导体技术大会联席主席。
目录
第1章 系统集成的发展历程\t
1.1 系统级封装技术的发展\t
1.1.1 系统级封装技术发展历史\t
1.1.2 系统级封装技术的开发和专利申请\t
1.2 系统级封装的结构与特点\t
1.2.1 2D封装结构\t
1.2.2 2.5D封装结构\t
1.2.3 3D封装结构\t
1.3 系统级封装的应用驱动\t
1.3.1 系统级封装的性能与功能\t
1.3.2 系统级封装的小型化、高性价比\t
1.3.3 系统级封装的可靠性\t
1.3.4 系统级封装的技术发展\t
参考文献\t
第2章 系统级封装集成的应用\t
2.1 系统级封装在高性能处理器方面的应用\t
2.1.1 系统级封装在内存技术中的应用\t
2.1.2 系统级封装在高性能图像处理器与显存技术中的应用\t
2.1.3 系统级封装在其他高性能处理芯片中的应用\t
2.2 系统级封装在无线通信模块中的应用\t
2.2.1 系统级封装应用于无线通信模块的优势\t
2.2.2 系统级封装应用于无线通信系统\t
2.2.3 发展趋势和挑战\t
2.3 系统级封装技术在固态硬盘方面的应用\t
2.3.1 SSD原理\t
2.3.2 3D NAND和3D封装集成SSD\t
2.3.3 3D集成封装技术在SSD中的应用实例\t
2.3.4 发展趋势\t
2.4 系统级封装在电源模块、功率模块中的应用\t
2.4.1 电源模块、功率模块的简介\t
2.4.2 电源、功率元器件半导体材料\t
2.4.3 电源模块、功率模块封装结构及关键技术\t
2.4.4 电源模块、功率模块发展趋势\t
2.5 系统级封装在MEMS中的应用\t
2.5.1 MEMS传感器系统级封装的结构和先进互连技术\t
2.5.2 MEMS传感器的系统级封装实例\t
2.5.3 MEMS系统级封装发展趋势与挑战\t
2.6 系统级封装集成在智能手机、可穿戴设备、物联网中的应用\t
2.6.1 系统级封装集成在智能手机中的应用\t
2.6.2 系统级封装集成在可穿戴设备中的应用\t
2.6.3 系统级封装集成在物联网中的应用\t
2.6.4 发展展望\t
参考文献\t
第3章 系统级封装的综合设计\t
3.1 系统级封装设计导论\t
3.2 系统级封装设计概述\t
3.2.1 设计流程\t
3.2.2 封装设计\t
3.2.3 基板设计\t
3.2.4 高密度结构设计\t
3.2.5 可靠性设计\t
3.3 电性能的分析与优化\t
3.3.1 传输线的影响分析\t
3.3.2 串扰分析与优化\t
3.3.3 电磁干扰分析与优化\t
3.3.4 电源完整性分析与优化\t
3.3.5 高速系统板设计的分析与优化\t
3.4 热性能的分析与优化设计\t
3.4.1 热设计\t
3.4.2 散热机理\t
3.4.3 JEDEC标准\t
3.4.4 热仿真流程及热仿真模型\t
3.4.5 封装散热分析优化\t
3.5 机械性能的分析与优化\t
3.5.1 材料常规机械属性\t
3.5.2 封装中的应力优化\t
参考文献\t
第4章 系统级封装集成基板\t
4.1 陶瓷基板\t
4.1.1 厚膜陶瓷基板\t
4.1.2 薄膜陶瓷基板\t
4.1.3 低温共烧陶瓷基板\t
4.1.4 高温共烧陶瓷基板\t
4.2 高密度金属引线框架基板\t
4.2.1 金属引线框架材料\t
4.2.2 金属引线框架的制造工艺\t
4.2.3 高密度金属引线框架\t
4.2.4 大功率金属引线框架\t
4.3 高密度有机基板\t
4.3.1 有机基板材料组成\t
4.3.2 多层基板\t
4.3.3 无芯基板\t
4.3.4 超薄单层基板\t
4.3.5 埋入式基板\t
4.3.6 有机基板制造工艺\t
4.4 预包封引线互联系统基板\t
4.4.1 单层MIS基板\t
4.4.2 多层MIS基板\t
4.4.3 埋入式MIS基板\t
4.4.4 MIS基板的制造工艺\t
4.5 转接板\t
4.5.1 转接板的主要类型及应用\t
4.5.2 转接板的典型工艺流程\t
4.5.3 转接板的关键工艺技术\t
4.6 扇出型晶圆级封装无基板重布线连接\t
4.6.1 简介\t
4.6.2 结构和材料\t
4.6.3 工艺流程及特点\t
4.6.4 FOWLP与有机基板封装的性能对比\t
参考文献\t
第5章 封装集成所用芯片、元器件和材料\t
5.1 芯片\t
5.1.1 芯片的分类\t
5.1.2 芯片的封装形式\t
5.2 无源元器件\t
5.2.1 贴片电阻\t
5.2.2 贴片电容\t
5.2.3 贴片电感\t
5.3 集成无源器件\t
5.3.1 表面贴装陶瓷集成无源器件\t
5.3.2 晶圆级集成无源器件\t
5.3.3 无源元器件埋入式基板集成\t
5.4 滤波器、晶振、天线、指纹传感器\t
5.4.1 信号滤波器\t
5.4.2 晶振\t
5.4.3 天线\t
5.4.4 指纹传感器\t
5.5 封装关键材料\t
5.5.1 装片胶材料\t
5.5.2 凸点材料\t
5.5.3 引线键合材料\t
5.5.4 塑封料\t
5.5.5 锡焊球材料\t
参考文献\t
第6章 封装集成关键技术及工艺\t
6.1 表面贴装工艺\t
6.1.1 SMT工艺\t
6.1.2 系统级封装高密度贴装工艺\t
6.1.3 SMT工艺关键技术\t
6.1.4 SMT设备\t
6.1.5 SMT材料\t
6.2 引线键合工艺\t
6.2.1 引线键合过程\t
6.2.2 金属丝引线键合的工艺难点\t
6.2.3 引线键合的精确控制\t
6.3 倒装工艺\t
6.3.1 倒装工艺背景和历史\t
6.3.2 倒装芯片互连结构\t
6.3.3 凸点下层金属化\t
6.3.4 UBM金属层的制备\t
6.3.5 凸点材料的选择与制备\t
6.3.6 倒装键合工艺\t
6.4 底部填充工艺\t
6.4.1 底部填充工艺的作用\t
6.4.2 底部填充工艺和相关主要材料\t
6.4.3 底部填充材料的关键性能\t
6.4.4 底部填充材料的发展趋势\t
6.5 硅通孔工艺\t
6.5.1 硅通孔制造工艺\t
6.5.2 深反应离子蚀刻\t
6.5.3 绝缘层沉积\t
6.5.4 扩散阻挡层和种子黏附层的沉积\t
6.5.5 硅通孔镀铜\t
6.6 重布线工艺\t
6.6.1 电镀铜重布线\t
6.6.2 大马士革重布线\t
6.6.3 金属蒸镀+金属剥除重布线\t
6.7 临时键合与解键合工艺\t
6.7.1 热/机械滑移式临时键合与解键合\t
6.7.2 化学浸泡式临时键合与解键合\t
6.7.3 激光式临时键合与解键合\t
6.8 塑封工艺\t
6.8.1 塑封前等离子清洗\t
6.8.2 塑封工艺的分类\t
6.8.3 影响塑封工艺的关键因素\t
6.8.4 塑封后固化烘烤\t
参考文献\t
第7章 系统级封装集成结构\t
7.1 陶瓷封装集成结构\t
7.1.1 陶瓷封装的类型及工艺\t
7.1.2 多腔陶瓷封装结构\t
7.1.3 采用不同基板的陶瓷封装结构\t
7.1.4 基板与外壳一体化的陶瓷封装结构\t
7.1.5 陶瓷封装叠层结构\t
7.2 多芯片堆叠封装结构\t
7.2.1 封装体内裸芯片堆叠的方案\t
7.2.2 主要相关工艺技术介绍\t
7.3 埋入式封装结构\t
7.3.1 埋入式基板\t
7.3.2 预包封引线互联系统基板封装结构\t
7.4 封装体堆叠封装结构\t
7.4.1 PoP封装结构简介\t
7.4.2 PoP底部封装结构及工艺\t
7.4.3 PoP结构的现状和发展\t
7.5 双面封装结构\t
7.5.1 引线键合双面封装结构\t
7.5.2 双面封装流程\t
7.6 MEMS封装结构\t
7.6.1 MEMS产品\t
7.6.2 MEMS传感器种类和应用\t
7.6.3 MEMS传感器封装结构\t
7.6.4 晶圆级芯片封装\t
7.7 2.5D封装结构\t
7.7.1 2.5D硅转接板封装结构\t
7.7.2 2.5D封装的工艺流程\t
7.7.3 2.5D埋入式多芯片桥连封装结构\t
7.7.4 2.5D无转接板封装结构\t
7.7.5 2.5D封装技术的现状和发展\t
7.8 扇出型封装结构\t
7.8.1 芯片朝下的扇出型系统级封装\t
7.8.2 芯片朝上的扇出型系统级封装\t
7.8.3 2.5D扇出型系统级封装结构\t
7.8.4 EWLB堆叠封装结构\t
7.8.5 集成扇出型堆叠封装结构\t
7.8.6 扇出型系统级封装的发展趋势\t
参考文献\t
第8章 集成功能测试\t
8.1 系统级封装测试\t
8.1.1 晶圆测试\t
8.1.2 封装成品测试\t
8.1.3 可靠性测试\t
8.1.4 板级系统测试\t
8.1.5 系统级封装成品测试流程\t
8.2 系统级封装测试项目\t
8.2.1 系统级封装通用测试项目\t
8.2.2 模拟电路测试项目\t
8.2.3 数字电路测试项目\t
8.2.4 射频电路测试项目\t
8.2.5 混合信号电路测试项目\t
8.3 测试机\t
8.3.1 测试机市场\t
8.3.2 测试机结构\t
8.3.3 测试机选型\t
8.4 系统级封装测试技术要求\t
8.5 系统级封装量产测试\t
8.6 系统级封装测试的发展趋势\t
参考文献\t
第9章 可靠性与失效分析\t
9.1 系统级封装可靠性\t
9.1.1 系统级封装的可靠性要求\t
9.1.2 系统级封装的可靠性\t
9.2 可靠性试验\t
9.2.1 塑封芯片短时间封装可靠性试验\t
9.2.2 塑封芯片长时间封装可靠性测试\t
9.2.3 板级可靠性加速测试\t
9.3 失效分析\t
9.3.1 热点分析技术\t
9.3.2 无损探伤技术\t
9.3.3 聚焦离子束技术\t
9.3.4 剥层技术\t
9.3.5 失效分析方法与流程\t
9.3.6 其他失效分析手段\t
9.4 系统级封装常见失效模式\t
9.4.1 芯片常见缺陷\t
9.4.2 多芯片封装集成常见失效模式\t
9.4.3 多芯片堆叠封装常见失效模式\t
9.4.4 PoP常见失效模式\t
9.4.5 MEMS封装常见失效模式\t
9.5 系统级封装典型失效案例分析\t
9.5.1 板级案例分析――焊锡桥连\t
9.5.2 板级案例分析――金属残留\t
9.5.3 板级案例分析――静电释放短路\t
9.5.4 板级案例分析――电气过载开路\t
9.5.5 板级案例分析――焊锡流失开路\t
9.5.6 板级案例分析――元器件触碰失效\t
9.5.7 板级案例分析――元器件锡桥连\t
9.6 系统级封装可靠性持续改善\t
9.6.1 内应力与结合强度\t
9.6.2 玻璃转换温度\t
9.6.3 减小潜变应力\t
参考文献\t
通用术语
猜您喜欢

读书导航