书籍详情
Cadence Concept-HDL & Allegro原理图与电路板设计(第2版)
作者:周润景 著
出版社:电子工业出版社
出版时间:2021-06-01
ISBN:9787121412035
定价:¥128.00
购买这本书可以去
内容简介
本书以Cadence SPB 17.4 PCB开发软件为平台,以具体电路为范例,详尽讲解基于Concept-HDL到Allegro电路板设计的全过程,包括项目管理、元器件原理图符号及元器件封装创建、原理图设计(Concept-HDL)、设计约束、PCB布局与布线的规则、CAM文件输出等电路板设计的全过程,对PCB板级设计有全面的参考和学习价值。
作者简介
周润景教授,中国电子学会高级会员,IEEE/EMBS会员,国家自然科学基金项目高速数字系统的信号与电源完整性联合设计与优化”等多项***、省部级科研项目负责人,主要从事模式识别与智能系统、控制工程的研究与教学工作,具有丰富的教学与科研经验。
目录
第1章 概述\t
1.1 功能特点\t
1.2 设计流程\t
1.3 Cadence Allegro SPB 新功能介绍
1.4 进入HDL设计界面\t
1.5 Allegro PCB Editor入门\t
第2章 项目相关设置\t
第3章 进入设计和打包\t
3.1 放置元件\t
3.2 连接电路图\t
3.3 打包(Packaging)简介\t
3.4 添加电容器\t
3.5 创建附加页\t
3.6 其他指令的使用\t
3.7 运行规则检验(Rules Checker)\t
3.8 交叉标注(Cross Reference)\t
3.9 打印原理图\t
第4章 层次图和组的设计\t
4.1 创建层次图\t
4.2 查看DAAMP设计\t
4.3 团队设计(Team Design)\t
4.4 DATA设计的创建\t
4.5 ROOT设计的创建\t
4.6 层次图的打包\t
4.7 交叉标注和层次图绘制\t
4.8 元件清单报告(Bill of Materials)
4.9 运行电子规则检测\t
4.10 创建网表报告\t
4.11 多样性设计(Variant)\t
第5章 设计规则的预设置\t
5.1 电气规则设置\t
5.2 差分对(Differential Pairs)\t
5.3 相对传输延迟\t
5.4 网络类(Net Classes)\t
5.5 附加元件属性\t
第6章 规则驱动布局\t
6.1 加载网表\t
6.2 元件的布局\t
6.3 信号走线\t
6.4 重命名参考标识符\t
6.5 回注(Back Annotation)\t
6.6 项目存档(Archiving a Project)\t
第7章 工程变更\t
7.1 复制原有项目\t
7.2 修改原理图\t
7.3 重新打包原理图\t
7.4 同步设计\t
7.5 编辑PCB布线\t
7.6 使用PCB的约束管理器\t
第8章 设计重用\t
8.1 调用已创建的工程\t
8.2 案例研究:概述\t
8.3 案例分析:相对传输延迟规则\t
8.4 案例分析:差分对规则\t
8.5 案例分析:约束范围\t
第9章 PCB基础及用户界面\t
9.1 PCB基础知识\t
9.1.1 PCB的材料\t
9.1.2 PCB的结构\t
9.1.3 PCB的制造流程\t
9.1.4 Cadence在PCB设计中的作用及优势
9.1.5 PCB设计和电磁兼容\t
9.1.6 PCB设计常用术语\t
9.2 Allegro PCB编辑器向导\t
9.3 PCB编辑器用户界面的操作\t
9.4 用脚本文件控制可视及颜色\t
9.5 着色和使用查找过滤器\t
9.6 显示元件指令的查找过滤器\t
第10章 焊盘制作\t
10.1 基本概念\t
10.2 创建Flash Symbol\t
10.3 创建焊盘过孔\t
10.4 贴片焊盘的制作\t
第11章 元件封装的制作\t
11.1 封装符号基本类型\t
11.2 利用向导制作DIP16的封装\t
11.3 手工制作DIP14的封装\t
11.4 手工制作SOIC16的封装\t
11.5 边缘连接器(Edge Connector)的制作
11.6 分立元件(DISCRETE)封装的制作
11.6.1 贴片的分立元件封装的制作\t
11.6.2 直插的分立元件封装的制作\t
11.6.3 自定义焊盘封装制作\t
第12章 电路板的建立\t
12.1 建立电路板机械符号\t
12.2 创建主设计文件(.brd)\t
12.3 从Design Entry HDL进入PCB Editor
12.4 从Design Entry CIS进入PCB Editor
12.5 从第三方导入网络表\t
第13章 设定设计约束\t
13.1 物理规则设置\t
13.2 间距规则设置\t
13.3 设置组间规则\t
13.4 设置属性\t
13.5 设置约束管理器\t
13.6 在指定线路上布线\t
13.7 设置扩展设计规则\t
13.8 扩展设计规则的自动布线\t
第14章 元件布局\t
14.1 布局规划\t
14.2 分配元件序号\t
14.3 手工摆放元件\t
14.4 快速摆放并复制电路\t
第15章 高级布局\t
15.1 显示飞线\t
15.2 交换\t
15.3 基于ALT_SYMBOL属性的高级布线
15.4 按原理图页手动布局\t
15.5 对DE CIS原理图手动布局\t
15.6 使用PCB Router自动布局\t
第16章 敷铜\t
16.1 基本概念\t
16.2 敷铜区域\t
16.3 分割平面\t
16.4 用添加多边形的方法分割平面\t
16.5 分割复杂平面(Complex Planes)
16.6 添加负平面Shape并进行负平面孤铜检查
第17章 布线及优化\t
17.1 布线的基本原则\t
17.2 定义栅格\t
17.3 添加和删除连接线与过孔\t
17.4 自动布线的准备工作\t
17.5 运行PCB Router\t
17.6 检查未连接的引脚\t
17.7 改善布线连接\t
17.8 替换布线并使用Cut选项修改线路
17.9 优化布线(Gloss)\t
17.10 添加和删除泪滴\t
17.11 移除动态焊盘\t
17.12 自定义平滑布线\t
17.13 交互式布线\t
17.14 为线路更改颜色\t
17.15 查看分离电压引脚\t
17.16 控制并编辑布线长度\t
17.17 高速网络布线\t
第18章 后处理\t
18.1 重命名元件序号\t
18.2 文字面调整\t
18.3 回注(Backannotation)\t
第19章 加工PCB前的准备工作\t
19.1 创建丝印层\t
19.2 建立报告\t
19.3 建立Artwork文件\t
19.4 浏览Gerber文件和加载Artwork文件
19.5 创建钻孔图\t
19.6 建立钻孔文件\t
19.7 输出底片文件\t
19.8 建立结构图和装配图\t
19.9 建立NCDRILL文件\t
19.10 在CAM350中检查Gerber文件\t
19.10.1 CAM350用户界面介绍\t
19.10.2 CAM350的快捷键及D码\t
19.10.3 CAM350中Gerber文件的导入\t
第20章 差分对\t
20.1 设置差分对(Differential Pair)\t
20.2 差分对布线\t
第21章 添加测试点\t
21.1 准备测试\t
21.2 修改测试点\t
第22章 Allegro其他高级功能\t
22.1 设置过孔的焊盘\t
22.2 更新元件封装符号\t
22.3 Net和Xnet\t
22.4 使用技术文件\t
22.5 设计重用\t
22.6 DFA检查\t
22.7 修改env文件\t
22.8 数据库写保护\t
附录A 参考原理图
1.1 功能特点\t
1.2 设计流程\t
1.3 Cadence Allegro SPB 新功能介绍
1.4 进入HDL设计界面\t
1.5 Allegro PCB Editor入门\t
第2章 项目相关设置\t
第3章 进入设计和打包\t
3.1 放置元件\t
3.2 连接电路图\t
3.3 打包(Packaging)简介\t
3.4 添加电容器\t
3.5 创建附加页\t
3.6 其他指令的使用\t
3.7 运行规则检验(Rules Checker)\t
3.8 交叉标注(Cross Reference)\t
3.9 打印原理图\t
第4章 层次图和组的设计\t
4.1 创建层次图\t
4.2 查看DAAMP设计\t
4.3 团队设计(Team Design)\t
4.4 DATA设计的创建\t
4.5 ROOT设计的创建\t
4.6 层次图的打包\t
4.7 交叉标注和层次图绘制\t
4.8 元件清单报告(Bill of Materials)
4.9 运行电子规则检测\t
4.10 创建网表报告\t
4.11 多样性设计(Variant)\t
第5章 设计规则的预设置\t
5.1 电气规则设置\t
5.2 差分对(Differential Pairs)\t
5.3 相对传输延迟\t
5.4 网络类(Net Classes)\t
5.5 附加元件属性\t
第6章 规则驱动布局\t
6.1 加载网表\t
6.2 元件的布局\t
6.3 信号走线\t
6.4 重命名参考标识符\t
6.5 回注(Back Annotation)\t
6.6 项目存档(Archiving a Project)\t
第7章 工程变更\t
7.1 复制原有项目\t
7.2 修改原理图\t
7.3 重新打包原理图\t
7.4 同步设计\t
7.5 编辑PCB布线\t
7.6 使用PCB的约束管理器\t
第8章 设计重用\t
8.1 调用已创建的工程\t
8.2 案例研究:概述\t
8.3 案例分析:相对传输延迟规则\t
8.4 案例分析:差分对规则\t
8.5 案例分析:约束范围\t
第9章 PCB基础及用户界面\t
9.1 PCB基础知识\t
9.1.1 PCB的材料\t
9.1.2 PCB的结构\t
9.1.3 PCB的制造流程\t
9.1.4 Cadence在PCB设计中的作用及优势
9.1.5 PCB设计和电磁兼容\t
9.1.6 PCB设计常用术语\t
9.2 Allegro PCB编辑器向导\t
9.3 PCB编辑器用户界面的操作\t
9.4 用脚本文件控制可视及颜色\t
9.5 着色和使用查找过滤器\t
9.6 显示元件指令的查找过滤器\t
第10章 焊盘制作\t
10.1 基本概念\t
10.2 创建Flash Symbol\t
10.3 创建焊盘过孔\t
10.4 贴片焊盘的制作\t
第11章 元件封装的制作\t
11.1 封装符号基本类型\t
11.2 利用向导制作DIP16的封装\t
11.3 手工制作DIP14的封装\t
11.4 手工制作SOIC16的封装\t
11.5 边缘连接器(Edge Connector)的制作
11.6 分立元件(DISCRETE)封装的制作
11.6.1 贴片的分立元件封装的制作\t
11.6.2 直插的分立元件封装的制作\t
11.6.3 自定义焊盘封装制作\t
第12章 电路板的建立\t
12.1 建立电路板机械符号\t
12.2 创建主设计文件(.brd)\t
12.3 从Design Entry HDL进入PCB Editor
12.4 从Design Entry CIS进入PCB Editor
12.5 从第三方导入网络表\t
第13章 设定设计约束\t
13.1 物理规则设置\t
13.2 间距规则设置\t
13.3 设置组间规则\t
13.4 设置属性\t
13.5 设置约束管理器\t
13.6 在指定线路上布线\t
13.7 设置扩展设计规则\t
13.8 扩展设计规则的自动布线\t
第14章 元件布局\t
14.1 布局规划\t
14.2 分配元件序号\t
14.3 手工摆放元件\t
14.4 快速摆放并复制电路\t
第15章 高级布局\t
15.1 显示飞线\t
15.2 交换\t
15.3 基于ALT_SYMBOL属性的高级布线
15.4 按原理图页手动布局\t
15.5 对DE CIS原理图手动布局\t
15.6 使用PCB Router自动布局\t
第16章 敷铜\t
16.1 基本概念\t
16.2 敷铜区域\t
16.3 分割平面\t
16.4 用添加多边形的方法分割平面\t
16.5 分割复杂平面(Complex Planes)
16.6 添加负平面Shape并进行负平面孤铜检查
第17章 布线及优化\t
17.1 布线的基本原则\t
17.2 定义栅格\t
17.3 添加和删除连接线与过孔\t
17.4 自动布线的准备工作\t
17.5 运行PCB Router\t
17.6 检查未连接的引脚\t
17.7 改善布线连接\t
17.8 替换布线并使用Cut选项修改线路
17.9 优化布线(Gloss)\t
17.10 添加和删除泪滴\t
17.11 移除动态焊盘\t
17.12 自定义平滑布线\t
17.13 交互式布线\t
17.14 为线路更改颜色\t
17.15 查看分离电压引脚\t
17.16 控制并编辑布线长度\t
17.17 高速网络布线\t
第18章 后处理\t
18.1 重命名元件序号\t
18.2 文字面调整\t
18.3 回注(Backannotation)\t
第19章 加工PCB前的准备工作\t
19.1 创建丝印层\t
19.2 建立报告\t
19.3 建立Artwork文件\t
19.4 浏览Gerber文件和加载Artwork文件
19.5 创建钻孔图\t
19.6 建立钻孔文件\t
19.7 输出底片文件\t
19.8 建立结构图和装配图\t
19.9 建立NCDRILL文件\t
19.10 在CAM350中检查Gerber文件\t
19.10.1 CAM350用户界面介绍\t
19.10.2 CAM350的快捷键及D码\t
19.10.3 CAM350中Gerber文件的导入\t
第20章 差分对\t
20.1 设置差分对(Differential Pair)\t
20.2 差分对布线\t
第21章 添加测试点\t
21.1 准备测试\t
21.2 修改测试点\t
第22章 Allegro其他高级功能\t
22.1 设置过孔的焊盘\t
22.2 更新元件封装符号\t
22.3 Net和Xnet\t
22.4 使用技术文件\t
22.5 设计重用\t
22.6 DFA检查\t
22.7 修改env文件\t
22.8 数据库写保护\t
附录A 参考原理图
猜您喜欢