书籍详情
计算机硬件技术基础
作者:钱晓捷 主编
出版社:机械工业出版社
出版时间:2010-01-01
ISBN:9787111291053
定价:¥29.80
购买这本书可以去
内容简介
《计算机硬件技术基础》以IA-32处理器和32位个人计算机系统为实例,从软件开发、计算机系统应用的角度,论述了计算机硬件技术,包括IA-32处理器的发展和微机组成、数据表示、数字逻辑基础、处理器结构和指令系统、总线系统、存储系统、输入输出接口,还特别介绍了精简指令集计算机、高速缓冲存储器、存储管理、指令流水线、多媒体指令、超标量、动态执行、多线程、多核等提高处理器性能的先进技术。《计算机硬件技术基础》适合作为普通高等院校面向软件开发、系统应用的计算机专业的“计算机组成原理”或“计算机组织与结构”课程的教材或参考书,同时也适合作为非计算机专业的“计算机硬件技术”课程的教材或参考书。此外,《计算机硬件技术基础》面向一般学生和普通读者写作,起点低、内容精练、叙述深入浅㈩,适合软件丁程、信息技术及电子、通信和自控等电类专业的本科学生使用,也适合计算机等专业的高职高专、成教学生以及计算机应用开发人员、希望深入学习计算机硬件技术的普通读者和培训班学员使用。
作者简介
暂缺《计算机硬件技术基础》作者简介
目录
前言
第1章 计算机系统概述
1.1 计算机的发展
1.1.1 计算机的发展概况
1.1.2 微型计算机的发展
1.2 Intel80x86系列处理器
1.2.1 16位80x86处理器
1.2.2 IA-32处理器
1.2.3 Intel64处理器
1.3 计算机系统组成
1.3.1 冯·诺伊曼计算机结构
1.3.2 微型计算机的硬件系统
1.3.3 PC微机结构
1.3.4 计算机系统的层次结构
1.3.5 计算机的软件系统
第1章总结
第1章习题
第2章 数据表示
2.1 数制
2.1.1 二进制和十六进制
2.1.2 数制之间的转换
2.2 整数编码
2.2.1 定点整数格式
2.2.2 有符号整数编码
2.3 字符编码
2.3.1 BCD
2.3.2 ASCII
2.3.3 Unicode
2.4 实数编码
2.4.1 浮点数据格式
2.4.2 浮点数的舍入控制
2.5 校验编码
2.5.1 奇偶校验码
2.5.2 海明码
2.5.3 循环冗余码
第2章总结
第2章习题
第3章 数字逻辑基础
3.1 逻辑代数
3.1.1 逻辑关系
3.1.2 逻辑代数的运算规则
3.1.3 逻辑函数的形式、转换及化简
3.2 逻辑门电路
3.2.1 门电路实现
3.2.2 集成电路
3.2.3 三态门
3.3 组合逻辑电路
3.3.1 编码器
3.3.2 译码器
3.3.3 加法器
3.4 时序逻辑电路
3.4.1 触发器
3.4.2 寄存器
3.4.3 计数器
3.5 可编程逻辑器件
3.5.1 PLD器件
3.5.2 电子设计自动化
第3章总结
第3章习题
第4章 处理器
4.1 处理器组成
4.1.1 控制器
4.1.2 运算器
4.2 处理器结构
4.2.1 处理器的基本结构
4.2.2 8086的功能结构
4.2.3 80386的功能结构
4.2.4 Pentium的功能结构
4.3 寄存器
4.3.1 通用寄存器
4.3.2 标志寄存器
4.3.3 专用寄存器
4.4 存储器组织
4.4.1 存储模型
4.4.2 工作方式
4.4.3 逻辑地址
第4章总结
第4章习题
第5章 指令系统
5.1 指令格式
5.1.1 指令编码
5.1.2 IA32指令格式
5.2 寻址方式
5.2.1 数据寻址
5.2.2 指令寻址
5.2.3 堆栈及堆栈寻址
5.3 通用指令及其功能
5.3.1 数据传送类指令
5.3.2 算术运算类指令
5.3.3 位操作类指令
5.3.4 控制转移类指令
5.4 汇编语言基础
5.4.1 语句格式
5.4.2 源程序框架
5.4.3 开发过程
5.5 精简指令集计算机技术
5.5.1 复杂指令集和精简指令集
5.5.2 RISC技术的主要特点
5.5.3 MIPS处理器
第5章总结
第5章习题
第6章 总线系统
6.1 总线技术
6.1.1 总线类型
6.1.2 总线的数据传输
6.1.3 总线信号和总线时序
6.2 8086的引脚信号
6.2.1 地址/数据信号
6.2.2 读写控制信号
6.2.3 其他控制信号
6.3 8086的总线时序
6.3.1 写总线周期
6.3.2 读总线周期
6.4 Pentium处理器的引脚和时序
6.4.1 引脚定义
6.4.2 总线周期
6.5 微机系统总线
6.5.1 PC机总线的发展
6.5.2 ISA总线
6.5.3 PCI总线
6.5.4 USB总线
第6章总结
第6章习题
第7章 存储系统
7.1 存储系统的层次结构
7.1.1 技术指标
7.1.2 层次结构
7.1.3 局部性原理
7.2 主存储器
7.2.1 读写存储器
7.2.2 只读存储器
7.2.3 存储器地址译码
7.2.4 主存空间分配
7.3 高速缓冲存储器
7.3.1 工作原理
7.3.2 地址映射
7.3.3 替换算法
7.3.4 写入策略
7.3.5 80486的L1Cache
7.3.6 Pentium的L1Cache
7.4 存储管理
7.4.1 段式存储管理
7.4.2 页式存储管理
第7章总结
第7章习题
第8章 输入输出接口
8.1 I/O接口概述
8.1.1 I/O接口的典型结构
8.1.2 I/O端口的编址
8.1.3 输入输出指令
8.2 外设数据传送方式
8.2.1 无条件传送
8.2.2 查询传送
8.2.3 中断传送
8.2.4 中断控制系统
8.2.5 DMA传送
8.3 常用输入输出接口
8.3.1 定时控制接口
8.3.2 并行接口
8.3.3 异步串行通信接口
8.3.4 模拟接口
第8章总结
第8章习题
第9章 处理器性能提高技术
9.1 并行处理技术
9.1.1 并行性概念
9.1.2 并行计算机结构分类
9.1.3 计算机性能评测
9.2 指令级并行
9.2.1 指令流水线技术
9.2.2 超标量技术
9.2.3 动态执行技术
9.2.4 超长指令字技术
9.3 数据级并行
9.3.1 向量处理机
9.3.2 多媒体指令
9.4 线程级并行
9.4.1 同时多线程技术
9.4.2 单芯片多处理器技术
第9章总结
第9章习题
参考文献
第1章 计算机系统概述
1.1 计算机的发展
1.1.1 计算机的发展概况
1.1.2 微型计算机的发展
1.2 Intel80x86系列处理器
1.2.1 16位80x86处理器
1.2.2 IA-32处理器
1.2.3 Intel64处理器
1.3 计算机系统组成
1.3.1 冯·诺伊曼计算机结构
1.3.2 微型计算机的硬件系统
1.3.3 PC微机结构
1.3.4 计算机系统的层次结构
1.3.5 计算机的软件系统
第1章总结
第1章习题
第2章 数据表示
2.1 数制
2.1.1 二进制和十六进制
2.1.2 数制之间的转换
2.2 整数编码
2.2.1 定点整数格式
2.2.2 有符号整数编码
2.3 字符编码
2.3.1 BCD
2.3.2 ASCII
2.3.3 Unicode
2.4 实数编码
2.4.1 浮点数据格式
2.4.2 浮点数的舍入控制
2.5 校验编码
2.5.1 奇偶校验码
2.5.2 海明码
2.5.3 循环冗余码
第2章总结
第2章习题
第3章 数字逻辑基础
3.1 逻辑代数
3.1.1 逻辑关系
3.1.2 逻辑代数的运算规则
3.1.3 逻辑函数的形式、转换及化简
3.2 逻辑门电路
3.2.1 门电路实现
3.2.2 集成电路
3.2.3 三态门
3.3 组合逻辑电路
3.3.1 编码器
3.3.2 译码器
3.3.3 加法器
3.4 时序逻辑电路
3.4.1 触发器
3.4.2 寄存器
3.4.3 计数器
3.5 可编程逻辑器件
3.5.1 PLD器件
3.5.2 电子设计自动化
第3章总结
第3章习题
第4章 处理器
4.1 处理器组成
4.1.1 控制器
4.1.2 运算器
4.2 处理器结构
4.2.1 处理器的基本结构
4.2.2 8086的功能结构
4.2.3 80386的功能结构
4.2.4 Pentium的功能结构
4.3 寄存器
4.3.1 通用寄存器
4.3.2 标志寄存器
4.3.3 专用寄存器
4.4 存储器组织
4.4.1 存储模型
4.4.2 工作方式
4.4.3 逻辑地址
第4章总结
第4章习题
第5章 指令系统
5.1 指令格式
5.1.1 指令编码
5.1.2 IA32指令格式
5.2 寻址方式
5.2.1 数据寻址
5.2.2 指令寻址
5.2.3 堆栈及堆栈寻址
5.3 通用指令及其功能
5.3.1 数据传送类指令
5.3.2 算术运算类指令
5.3.3 位操作类指令
5.3.4 控制转移类指令
5.4 汇编语言基础
5.4.1 语句格式
5.4.2 源程序框架
5.4.3 开发过程
5.5 精简指令集计算机技术
5.5.1 复杂指令集和精简指令集
5.5.2 RISC技术的主要特点
5.5.3 MIPS处理器
第5章总结
第5章习题
第6章 总线系统
6.1 总线技术
6.1.1 总线类型
6.1.2 总线的数据传输
6.1.3 总线信号和总线时序
6.2 8086的引脚信号
6.2.1 地址/数据信号
6.2.2 读写控制信号
6.2.3 其他控制信号
6.3 8086的总线时序
6.3.1 写总线周期
6.3.2 读总线周期
6.4 Pentium处理器的引脚和时序
6.4.1 引脚定义
6.4.2 总线周期
6.5 微机系统总线
6.5.1 PC机总线的发展
6.5.2 ISA总线
6.5.3 PCI总线
6.5.4 USB总线
第6章总结
第6章习题
第7章 存储系统
7.1 存储系统的层次结构
7.1.1 技术指标
7.1.2 层次结构
7.1.3 局部性原理
7.2 主存储器
7.2.1 读写存储器
7.2.2 只读存储器
7.2.3 存储器地址译码
7.2.4 主存空间分配
7.3 高速缓冲存储器
7.3.1 工作原理
7.3.2 地址映射
7.3.3 替换算法
7.3.4 写入策略
7.3.5 80486的L1Cache
7.3.6 Pentium的L1Cache
7.4 存储管理
7.4.1 段式存储管理
7.4.2 页式存储管理
第7章总结
第7章习题
第8章 输入输出接口
8.1 I/O接口概述
8.1.1 I/O接口的典型结构
8.1.2 I/O端口的编址
8.1.3 输入输出指令
8.2 外设数据传送方式
8.2.1 无条件传送
8.2.2 查询传送
8.2.3 中断传送
8.2.4 中断控制系统
8.2.5 DMA传送
8.3 常用输入输出接口
8.3.1 定时控制接口
8.3.2 并行接口
8.3.3 异步串行通信接口
8.3.4 模拟接口
第8章总结
第8章习题
第9章 处理器性能提高技术
9.1 并行处理技术
9.1.1 并行性概念
9.1.2 并行计算机结构分类
9.1.3 计算机性能评测
9.2 指令级并行
9.2.1 指令流水线技术
9.2.2 超标量技术
9.2.3 动态执行技术
9.2.4 超长指令字技术
9.3 数据级并行
9.3.1 向量处理机
9.3.2 多媒体指令
9.4 线程级并行
9.4.1 同时多线程技术
9.4.2 单芯片多处理器技术
第9章总结
第9章习题
参考文献
猜您喜欢