书籍详情
计算机组成原理
作者:陈明等编
出版社:清华大学出版社
出版时间:2004-08-01
ISBN:9787302088400
定价:¥24.00
购买这本书可以去
内容简介
本书介绍了计算机单处理机系统的组成和工作原理。在编写过程中,充分考虑了各章节间的衔接和相对独立性。本书内容全面,概念清晰,系统性强,注重实践环节与综合运用知识能力的培养。主要论述了计算机的基本组成原理和机器结构,对数制和码制、基本逻辑部件、指令系统和构成整个计算机系统的中央处理机、存储系统和输入输出系统等进行了较为详实的论述。本书文字流畅,条理清晰,可作为高职高专院校计算机专业的教材,也可供工程技术人员作为参考书使用。 &
作者简介
暂缺《计算机组成原理》作者简介
目录
第1章 概述
1.1 计算机的产生与发展
1.2 计算机的应用
1.3 计算机的特征
1.3.1 冯诺依曼机的基本特征
1.3.2 计算机的外部特征
1.4 计算机的硬件系统
1.5 计算机的软件系统
1.5.1 系统程序
1.5.2 应用程序
1.5.3 几种典型的系统软件及其基本功能
1.6 计算机系统的层次结构
习题
第2章 数据的表示
2.1 数制与转换
2.1.1 进位制中数的表示
2.1.2 各种进位制之间的转换
2.1.3 二进制的优点
2.2 定点数及其在计算机中的表示
2.2.1 真值与机器数
2.2.2 原码
2.2.3 补码
2.2.4 反码
2.2.5 三种码制的比较
2.2.6 定点数的加减法运算
2.3 浮点数及其在计算机中的表示
2.3.1 阶的移码表示
2.3.2 浮点数的规格化
2.3.3 浮点数的格式
2. 3.4 定点表示与浮点表示的比较
2.4 十进制数在计算机中的表示
2.4.1 十进制数的编码
2.4.2 十进制数在机器中的格式
2.5 非数值数据在计算机中的表示
2.5.1 逻辑数据
2.5.2 字符数据.
2.6 数据传送
2.6.1 数据的传送方式'
2.6.2 故障的检测与校正
习题
第3章 运算方法与运算器
3.1 定点加减法运算
3.1.1 补码加减法运算
3.1.2 溢出判断
3.1.3 反码加减法运算
3.2 加法器与进位的传播
3.2.1 加法器的结构
3.2.2 串行进位链
3.2.3 单级分组跳跃进位
3.2.4 多级分组跳跃进位
3.3 定点乘法运算
3.3.1 原码一位乘法
3.3.2 补码--位乘法
3.3.3 原码两位乘法
3.4 定点除法运算
3.4.1 原码比较法与恢复余数法
3.4.2 原码不恢复余数法
3.5 浮点运算
3.5.1 浮点数的加法和减法运算
3.5.2 浮点数的乘法和除法运算
3.5.3 浮点运算器
3.6 逻辑运算
3.7 运算器的组成与结构
3.7.1 运算器的基本结构
3.7.2 某系列机运算器
习题
第4章 指令系统
4.1 指令
4.2 寻址方式
4.3 指令的编码
4.3.1 操作码的编码
4.3.2 指令格式的优化
4.4 指令的类型
4.5 PDP-11机指令系统
4.5.1 PDP-11机指令格式
4.5.2 PDP-11系列机寻址方式
4.5.3 内存的编址方式
4.5.4 程序状态字
4.5.5 指令系统简介
4.6 Intel 8086指令系统简介
4.7 RISC指令系统
习题
第5章 存储器
5.1 概述
5.2 半导体随机存取存储器
5.2.1 记忆单元的基本原理
5.2.2 基本存储单元电路
5.2.3 MOS动态RAM分析
5.2.4 半导体RAM结构
5.2.5 存储容量的扩展
5.3 只读存储器
5.3.1 掩膜ROM
5.3.2 可编程ROM
5.3.3 可变程序的ROM
5.3.4 只读存储器的容量扩展
5.4 磁表面存储器
5.4.1 磁表面存储器原理
5.4.2 记录方式
5.4.3 磁盘存储器
5.5 并行存储器
5.6 高速缓冲存储器(Cache)
5.6.1 工作原理
5.6.2 地址映像
5.6.3 替换算法
5.6.4 1NTEL 82385 Cache组织
5.7 虚拟存储器
习题
第6章 控制器
6.1 控制器的基本功能
6.2 控制器的基本结构
6.2.1 指令部件
6.2.2 时序部件
6.2.3 微操作控制信号产生器
6.2.4 控制台
6.3 控制器的控制时序
6.3.1 时序关系
6.3.2 时序部件的逻辑组织
6.4 控制方式
65 指令的执行
6.5.1 模拟机
6.5.2 数据通路及其信息传送的控制
6.5.3 指令的执行过程
66 组合逻辑控制器
67 微程序控制器
6.7.1 微程序控制器的基本原理
6.7.2 微指令的编码方法
6.7.3 微程序的顺序控制
6.7.4 微程序控制的模型机
习题
第7章 输入输出系统
7.1 I/O系统概述
7.1.1 I/O系统的组成
7.1.2 外部设备的寻址
7.1.3 I/O控制方式
7.2 外部设备
7.2.1 功能与分类
7.2.2 输入设备
7.2.3 输出设备
7.2.4 数据通信设备
7.2.5 过程控制设备
7.3 总线
7.4 程序查询方式
7.4.1 程序查询方式的接口
7.4.2 程序
7.5 程序中断输入输出方式
7.5.1 中断系统
7.5.2 程序中断处理过程
7.5.3 多重中断
7.5.4 中断接口
7.6 存储器直接访问(DMA)的I/O方式
7.6.1 DMA特点
7.6.2 DMA接口控制器
7.6.3 DMA传送过程
习题
参考文献
1.1 计算机的产生与发展
1.2 计算机的应用
1.3 计算机的特征
1.3.1 冯诺依曼机的基本特征
1.3.2 计算机的外部特征
1.4 计算机的硬件系统
1.5 计算机的软件系统
1.5.1 系统程序
1.5.2 应用程序
1.5.3 几种典型的系统软件及其基本功能
1.6 计算机系统的层次结构
习题
第2章 数据的表示
2.1 数制与转换
2.1.1 进位制中数的表示
2.1.2 各种进位制之间的转换
2.1.3 二进制的优点
2.2 定点数及其在计算机中的表示
2.2.1 真值与机器数
2.2.2 原码
2.2.3 补码
2.2.4 反码
2.2.5 三种码制的比较
2.2.6 定点数的加减法运算
2.3 浮点数及其在计算机中的表示
2.3.1 阶的移码表示
2.3.2 浮点数的规格化
2.3.3 浮点数的格式
2. 3.4 定点表示与浮点表示的比较
2.4 十进制数在计算机中的表示
2.4.1 十进制数的编码
2.4.2 十进制数在机器中的格式
2.5 非数值数据在计算机中的表示
2.5.1 逻辑数据
2.5.2 字符数据.
2.6 数据传送
2.6.1 数据的传送方式'
2.6.2 故障的检测与校正
习题
第3章 运算方法与运算器
3.1 定点加减法运算
3.1.1 补码加减法运算
3.1.2 溢出判断
3.1.3 反码加减法运算
3.2 加法器与进位的传播
3.2.1 加法器的结构
3.2.2 串行进位链
3.2.3 单级分组跳跃进位
3.2.4 多级分组跳跃进位
3.3 定点乘法运算
3.3.1 原码一位乘法
3.3.2 补码--位乘法
3.3.3 原码两位乘法
3.4 定点除法运算
3.4.1 原码比较法与恢复余数法
3.4.2 原码不恢复余数法
3.5 浮点运算
3.5.1 浮点数的加法和减法运算
3.5.2 浮点数的乘法和除法运算
3.5.3 浮点运算器
3.6 逻辑运算
3.7 运算器的组成与结构
3.7.1 运算器的基本结构
3.7.2 某系列机运算器
习题
第4章 指令系统
4.1 指令
4.2 寻址方式
4.3 指令的编码
4.3.1 操作码的编码
4.3.2 指令格式的优化
4.4 指令的类型
4.5 PDP-11机指令系统
4.5.1 PDP-11机指令格式
4.5.2 PDP-11系列机寻址方式
4.5.3 内存的编址方式
4.5.4 程序状态字
4.5.5 指令系统简介
4.6 Intel 8086指令系统简介
4.7 RISC指令系统
习题
第5章 存储器
5.1 概述
5.2 半导体随机存取存储器
5.2.1 记忆单元的基本原理
5.2.2 基本存储单元电路
5.2.3 MOS动态RAM分析
5.2.4 半导体RAM结构
5.2.5 存储容量的扩展
5.3 只读存储器
5.3.1 掩膜ROM
5.3.2 可编程ROM
5.3.3 可变程序的ROM
5.3.4 只读存储器的容量扩展
5.4 磁表面存储器
5.4.1 磁表面存储器原理
5.4.2 记录方式
5.4.3 磁盘存储器
5.5 并行存储器
5.6 高速缓冲存储器(Cache)
5.6.1 工作原理
5.6.2 地址映像
5.6.3 替换算法
5.6.4 1NTEL 82385 Cache组织
5.7 虚拟存储器
习题
第6章 控制器
6.1 控制器的基本功能
6.2 控制器的基本结构
6.2.1 指令部件
6.2.2 时序部件
6.2.3 微操作控制信号产生器
6.2.4 控制台
6.3 控制器的控制时序
6.3.1 时序关系
6.3.2 时序部件的逻辑组织
6.4 控制方式
65 指令的执行
6.5.1 模拟机
6.5.2 数据通路及其信息传送的控制
6.5.3 指令的执行过程
66 组合逻辑控制器
67 微程序控制器
6.7.1 微程序控制器的基本原理
6.7.2 微指令的编码方法
6.7.3 微程序的顺序控制
6.7.4 微程序控制的模型机
习题
第7章 输入输出系统
7.1 I/O系统概述
7.1.1 I/O系统的组成
7.1.2 外部设备的寻址
7.1.3 I/O控制方式
7.2 外部设备
7.2.1 功能与分类
7.2.2 输入设备
7.2.3 输出设备
7.2.4 数据通信设备
7.2.5 过程控制设备
7.3 总线
7.4 程序查询方式
7.4.1 程序查询方式的接口
7.4.2 程序
7.5 程序中断输入输出方式
7.5.1 中断系统
7.5.2 程序中断处理过程
7.5.3 多重中断
7.5.4 中断接口
7.6 存储器直接访问(DMA)的I/O方式
7.6.1 DMA特点
7.6.2 DMA接口控制器
7.6.3 DMA传送过程
习题
参考文献
猜您喜欢