书籍详情
数字电路与逻辑设计(第四版)
作者:曹汉房 主编
出版社:华中科技大学出版社
出版时间:2004-09-01
ISBN:9787560934228
定价:¥32.80
购买这本书可以去
内容简介
《普通高等教育“十一五”国家级规划教材:数字电路与逻辑设计(第5版)》系统地阐速了逻辑电路的基础理论——逻辑函数及其数学工具;重点讨论了逻辑电路的设计方法和分析方法;详细地介绍了通用性强的几类中、大规模集成器件和半导体存储器,井结合实例介绍了它们在各领域中的应用;对可编程逻辑器件及其硬件描述语言也进行了系统介绍,井结合设计实例进行了设计方法的训练。《普通高等教育“十一五”国家级规划教材:数字电路与逻辑设计(第5版)》共9章,主要内容有逻辑函数、集成逻辑门、组合逻辑电路、集成触发器、时序逻辑电路、牛导体存储器、可编程逻辑器件、脉冲单元电路、数/模及模/数转换技术。各章均附有内容提要、小结、思考题和习题。书末有附录,列出了常用逻辑单元图形符号对照表、汉英名词和缩写词对照表,并对本书所用文字符号和图形符号做了说明。《普通高等教育“十一五”国家级规划教材:数字电路与逻辑设计(第5版)》可作为高等教育理工院校电子信息类、通信类、自动控制类、计算机技术类等专业的教科书,也可供相关专业工程技术人员参考。
作者简介
暂缺《数字电路与逻辑设计(第四版)》作者简介
目录
第0章绪论
0.1数字技术发展史
0.2脉冲信号与数字信号
0.3数制与数制转换
0.4算术运算与逻辑运算
第1章逻辑函数
1.1逻辑函数
1.1.1基本逻辑运算
1.1.2逻辑函数的基本定理
1.1.3逻辑函数的基本运算规则
1.2逻辑函数的标准型
1.2.1逻辑函数的两种标准形式
1.2.2将逻辑函数变换为标准型
1.3几种常用的复合逻辑及其逻辑门
1.3.13种基本逻辑门
1.3.2常用的复合逻辑及其逻辑门
1.3.3正逻辑与负逻辑
1.4逻辑函数的简化
1.4.1逻辑代数简化法
1.4.2卡诺图简化法
1.5卡诺图的其他应用
1.6多输出函数的简化
小结
思考题和习题
第2章集成逻辑门
2.1数字集成电路概述
2.2晶体二极管和三极管的开关特性
2.2.1晶体二极管的开关特性
2.2.2晶体三极管的开关特性
2.3TTL逻辑门
2.3.1浅饱和型TTL与非门
2.3.2TTL与非门的性能指标
2.3.3其他系列TTL与非门
2.3.4集电极开路与非门(OC门)
2.3.5三态TTL与非门(TSL)
2.4射极耦合逻辑门(ECL)
2.4.1ECL反相器
2.4.2ECL或/或非门
2.5MOS逻辑门
2.5.1MOS管
2.5.2MOS管的静态特性
2.5.3NMOS逻辑门
2.6CMOS逻辑门
2.6.1CMOS反相器
2.6.2CMOS逻辑门
2.6.3其他系列CMOS门
2.6.4CMOS逻辑门的性能指标
2.6.5CMOS门使用中的几个问题
2.7集成逻辑门使用中的几个问题
小结
思考题和习题
第3章组合逻辑电路
3.1组合逻辑电路的设计
3.1.1提供原.反变量输入条件的组合电路设计
3.1.2提供原变量输入条件的组合电路设计
3.1.3多端输出组合电路的设计
3.2组合逻辑电路的分析
3.3编码与编码器
3.3.l编码
3.3.2编码器
3.4译码与译码器
3.4.1译码器的设计
3.4.2中规模集成通用译码器
3.4.3码制转换译码器
3.4.4中规模集成数字显示译码器
3.5二进制运算电路
3.5.1半加器
3.5.2全加器
3.5.3中规模集成4位加法器
3.5.4数值比较器
3.6数据选择器
3.6.1数据选择器的类型及主要性能
3.6.2用数据选择器设计组合逻辑电路
3.7数据分配器
3.8奇偶产生器/检验器
3.8.1奇偶产生器/检验器的设计
3.8.2中规模集成奇偶产生器/检验器
3.9组合逻辑电路中的冒险现象
3.9.1组合电路中的竞争与冒险
3.9.2逻辑冒险的检查和消除
3.9.3功能冒险的消除
小结
思考题和习题
第4章集成触发器
4.1RS触发器
4.1.1基本RS触发器
4.1.2时钟RS触发器
4.1.3主从RS触发器
4.2主从JK触发器
4.3维持阻塞型D触发器
4.4T和T'触发器
4.4.1T触发器
4.4.2T'触发器
4.5边沿型触发器
4.5.1TTL边沿型JK触发器
4.5.2CMOS边沿型D触发器
4.5.3CMOS边沿型JK触发器
4.6集成触发器使用中的几个问题
4.6.1集成触发器的选用
4.6.2激励表的应用
4.6.3触发器类型转换
4.6.4如何画工作波形
小结
思考题和习题
第5章时序逻辑电路
5.1时序逻辑电路概述
5.2同步时序电路的设计
5.2.1同步时序电路的设计方法
5.2.2拟定原始状态表或状态图
5.2.3状态简化
5.2.4状态分配
5.2.5确定激励函数和输出函数
5.2.6设计举例
5.3同步时序电路的分析
5.4寄存器和锁存器
5.4.1寄存器
5.4.2锁存器
5.5移位寄存器
5.5.1移位寄存器的设计
5.5.2中规模集成移位寄存器
5.5.3移位寄存器的应用
5.6计数器
5.6.1计数器的功能和分类
5.6.2同步计数器
5.6.3异步计数器
5.6.4中规模集成计数器
5.6.5采用中规模集成计数器设计任意进制计数器
5.7序列信号发生器
小结
思考题和习题
第6章硬件描述语言
6.1硬件描述语言概述
6.1.1现代EDA技术简介
6.1.2硬件描述语言及其开发软件简介
6.2ABEL-HDL的基本语法
6.2.1ABEL-HDL的特点
6.2.2ABEL-HDL的语法规定
6.2.3ABELHDL中对基本逻辑器件的描述
6.3ABEL-HDL模块源文件结构
6.3.1ABEL-HDL模块基本结构框架
6.3.2ABELHDL模块结构
6.3.3ABEL-HDL中的层次设计方法
6.41SPSynario软件及其使用方法
6.4.1ISPSynario软件的特点及安装
6.4.2ISPSynario设计起点
6.4.3ISPSynario原理图设计
6.4.4ISPSynarioABEL-HDL设计
6.4.5设计结果的测试与仿真
6.5利用ABEL-HDL源文件描述真值表和逻辑函数
6.6利用ABEL-HDL源文件描述组合逻辑电路
6.7利用ABEL-HDL源文件描述时序逻辑电路
小结
思考题和习题
第7章半导体存储器
7.1随机存储器(RAM)
7.1.1RAM的基本结构
7.1.2RAM的典型产品介绍
7.1.3RAM的容量扩展
7.2只读存储器(ROM)
7.2.1只读存储器(ROM)
7.2.2可擦可编只读存储器(EPROM)
7.2.3电可擦可编只读存储器(E2PROM)
7.2.4快闪只读存储器(U盘)
7.2.5ROM的应用
7.3双端口随机存储器(DPRAM)
7.3.1电路结构
7.3.2工作原理
小结
思考题和习题
第8章可编程逻辑器件
8.1可编程逻辑器件的结构和分类
8.1.1PLD器件表示方法
8.1.2PLD的基本结构
8.1.3PLD的分类
8.1.4可编程逻辑器件的优点
8.2可编程通用阵列逻辑(GAL)
8.2.lGAL器件的电路结构
8.2.2输出逻辑宏单元(OLMC)的组态结构
8.2.3编程应用中的几个技术问题
8.2.4用GAL设计逻辑电路
8.3可编程逻辑阵列(PLA)
8.3.1PLA的工作原理
8.3.2用PLA设计逻辑电路
8.4复杂可编程逻辑器件(CPLD)
8.4.1MAX7000S系列CPLD器件
8.4.2ispLSl1032EA器件
8.5现场可编程门阵列(FPGA)
8.5.1FPGA的电路结构
8.5.2FPGA的连接方法
8.5.3FPGA的编程和加载方法
8.6用CPLD.FPGA设it数字系统
8.6.1大规模可编程逻辑器件的设计流程
8.6.2用CPLD.FPGA设汁数字跑表
小结
思考题和习题
第9章脉冲单元电路
9.1概述
9.1.1脉冲信号与脉冲电路
9.1.2脉冲信号的主要参数
9.1.3集成运算放大器的传输特性
9.2施密特触发器
9.2.1集成门构成的施密特触发器
9.2.2集成运放构成的施密特触发器
9.3单稳态触发器
9.3.1集成运放构成的单稳态触发器
9.3.2单片集成单稳态触发器
9.3.3单稳态触发器的应用
9.4多谐振荡器
9.4.1集成运放构成的多谐振荡器
9.4.2施密特触发器构成的多谐振荡器
9.4.3单稳态触发器构成的多谐振荡器
9.4.4石英晶体振荡器
9.5555定时器及其应用
9.5.1555定时器的电路结构与功能
9.5.2用555定时器构成施密特触发器
9.5.3用555定时器构成单稳态触发器
9.5.4用555定时器构成自激多谐振荡器
小结
思考题和习题
第10章模/数及数/模转换技术
10.1模/数及数/模转换技术概述
10.2数/模转换器(DAC)
10.2.1DAC的基本原理
10.2.2电压型DAC
10.2.3电流型DAC
10.2.4中规模集成DAC
10.2.5DAC的性能指标
10.3模/数转换器(ADC)
10.3.1A/D转换的基本原理
10.3.2直接转换型ADC
10.3.3间接转换型ADC
10.3.4ACD的性能指标
10.4集成ADC
小结
思考题和习题
附录一常用逻辑单元图形符号对照表
附录二本书中的文字符号和图形符号及其说明
附录三汉英名词.缩写词对照表
参考文献
0.1数字技术发展史
0.2脉冲信号与数字信号
0.3数制与数制转换
0.4算术运算与逻辑运算
第1章逻辑函数
1.1逻辑函数
1.1.1基本逻辑运算
1.1.2逻辑函数的基本定理
1.1.3逻辑函数的基本运算规则
1.2逻辑函数的标准型
1.2.1逻辑函数的两种标准形式
1.2.2将逻辑函数变换为标准型
1.3几种常用的复合逻辑及其逻辑门
1.3.13种基本逻辑门
1.3.2常用的复合逻辑及其逻辑门
1.3.3正逻辑与负逻辑
1.4逻辑函数的简化
1.4.1逻辑代数简化法
1.4.2卡诺图简化法
1.5卡诺图的其他应用
1.6多输出函数的简化
小结
思考题和习题
第2章集成逻辑门
2.1数字集成电路概述
2.2晶体二极管和三极管的开关特性
2.2.1晶体二极管的开关特性
2.2.2晶体三极管的开关特性
2.3TTL逻辑门
2.3.1浅饱和型TTL与非门
2.3.2TTL与非门的性能指标
2.3.3其他系列TTL与非门
2.3.4集电极开路与非门(OC门)
2.3.5三态TTL与非门(TSL)
2.4射极耦合逻辑门(ECL)
2.4.1ECL反相器
2.4.2ECL或/或非门
2.5MOS逻辑门
2.5.1MOS管
2.5.2MOS管的静态特性
2.5.3NMOS逻辑门
2.6CMOS逻辑门
2.6.1CMOS反相器
2.6.2CMOS逻辑门
2.6.3其他系列CMOS门
2.6.4CMOS逻辑门的性能指标
2.6.5CMOS门使用中的几个问题
2.7集成逻辑门使用中的几个问题
小结
思考题和习题
第3章组合逻辑电路
3.1组合逻辑电路的设计
3.1.1提供原.反变量输入条件的组合电路设计
3.1.2提供原变量输入条件的组合电路设计
3.1.3多端输出组合电路的设计
3.2组合逻辑电路的分析
3.3编码与编码器
3.3.l编码
3.3.2编码器
3.4译码与译码器
3.4.1译码器的设计
3.4.2中规模集成通用译码器
3.4.3码制转换译码器
3.4.4中规模集成数字显示译码器
3.5二进制运算电路
3.5.1半加器
3.5.2全加器
3.5.3中规模集成4位加法器
3.5.4数值比较器
3.6数据选择器
3.6.1数据选择器的类型及主要性能
3.6.2用数据选择器设计组合逻辑电路
3.7数据分配器
3.8奇偶产生器/检验器
3.8.1奇偶产生器/检验器的设计
3.8.2中规模集成奇偶产生器/检验器
3.9组合逻辑电路中的冒险现象
3.9.1组合电路中的竞争与冒险
3.9.2逻辑冒险的检查和消除
3.9.3功能冒险的消除
小结
思考题和习题
第4章集成触发器
4.1RS触发器
4.1.1基本RS触发器
4.1.2时钟RS触发器
4.1.3主从RS触发器
4.2主从JK触发器
4.3维持阻塞型D触发器
4.4T和T'触发器
4.4.1T触发器
4.4.2T'触发器
4.5边沿型触发器
4.5.1TTL边沿型JK触发器
4.5.2CMOS边沿型D触发器
4.5.3CMOS边沿型JK触发器
4.6集成触发器使用中的几个问题
4.6.1集成触发器的选用
4.6.2激励表的应用
4.6.3触发器类型转换
4.6.4如何画工作波形
小结
思考题和习题
第5章时序逻辑电路
5.1时序逻辑电路概述
5.2同步时序电路的设计
5.2.1同步时序电路的设计方法
5.2.2拟定原始状态表或状态图
5.2.3状态简化
5.2.4状态分配
5.2.5确定激励函数和输出函数
5.2.6设计举例
5.3同步时序电路的分析
5.4寄存器和锁存器
5.4.1寄存器
5.4.2锁存器
5.5移位寄存器
5.5.1移位寄存器的设计
5.5.2中规模集成移位寄存器
5.5.3移位寄存器的应用
5.6计数器
5.6.1计数器的功能和分类
5.6.2同步计数器
5.6.3异步计数器
5.6.4中规模集成计数器
5.6.5采用中规模集成计数器设计任意进制计数器
5.7序列信号发生器
小结
思考题和习题
第6章硬件描述语言
6.1硬件描述语言概述
6.1.1现代EDA技术简介
6.1.2硬件描述语言及其开发软件简介
6.2ABEL-HDL的基本语法
6.2.1ABEL-HDL的特点
6.2.2ABEL-HDL的语法规定
6.2.3ABELHDL中对基本逻辑器件的描述
6.3ABEL-HDL模块源文件结构
6.3.1ABEL-HDL模块基本结构框架
6.3.2ABELHDL模块结构
6.3.3ABEL-HDL中的层次设计方法
6.41SPSynario软件及其使用方法
6.4.1ISPSynario软件的特点及安装
6.4.2ISPSynario设计起点
6.4.3ISPSynario原理图设计
6.4.4ISPSynarioABEL-HDL设计
6.4.5设计结果的测试与仿真
6.5利用ABEL-HDL源文件描述真值表和逻辑函数
6.6利用ABEL-HDL源文件描述组合逻辑电路
6.7利用ABEL-HDL源文件描述时序逻辑电路
小结
思考题和习题
第7章半导体存储器
7.1随机存储器(RAM)
7.1.1RAM的基本结构
7.1.2RAM的典型产品介绍
7.1.3RAM的容量扩展
7.2只读存储器(ROM)
7.2.1只读存储器(ROM)
7.2.2可擦可编只读存储器(EPROM)
7.2.3电可擦可编只读存储器(E2PROM)
7.2.4快闪只读存储器(U盘)
7.2.5ROM的应用
7.3双端口随机存储器(DPRAM)
7.3.1电路结构
7.3.2工作原理
小结
思考题和习题
第8章可编程逻辑器件
8.1可编程逻辑器件的结构和分类
8.1.1PLD器件表示方法
8.1.2PLD的基本结构
8.1.3PLD的分类
8.1.4可编程逻辑器件的优点
8.2可编程通用阵列逻辑(GAL)
8.2.lGAL器件的电路结构
8.2.2输出逻辑宏单元(OLMC)的组态结构
8.2.3编程应用中的几个技术问题
8.2.4用GAL设计逻辑电路
8.3可编程逻辑阵列(PLA)
8.3.1PLA的工作原理
8.3.2用PLA设计逻辑电路
8.4复杂可编程逻辑器件(CPLD)
8.4.1MAX7000S系列CPLD器件
8.4.2ispLSl1032EA器件
8.5现场可编程门阵列(FPGA)
8.5.1FPGA的电路结构
8.5.2FPGA的连接方法
8.5.3FPGA的编程和加载方法
8.6用CPLD.FPGA设it数字系统
8.6.1大规模可编程逻辑器件的设计流程
8.6.2用CPLD.FPGA设汁数字跑表
小结
思考题和习题
第9章脉冲单元电路
9.1概述
9.1.1脉冲信号与脉冲电路
9.1.2脉冲信号的主要参数
9.1.3集成运算放大器的传输特性
9.2施密特触发器
9.2.1集成门构成的施密特触发器
9.2.2集成运放构成的施密特触发器
9.3单稳态触发器
9.3.1集成运放构成的单稳态触发器
9.3.2单片集成单稳态触发器
9.3.3单稳态触发器的应用
9.4多谐振荡器
9.4.1集成运放构成的多谐振荡器
9.4.2施密特触发器构成的多谐振荡器
9.4.3单稳态触发器构成的多谐振荡器
9.4.4石英晶体振荡器
9.5555定时器及其应用
9.5.1555定时器的电路结构与功能
9.5.2用555定时器构成施密特触发器
9.5.3用555定时器构成单稳态触发器
9.5.4用555定时器构成自激多谐振荡器
小结
思考题和习题
第10章模/数及数/模转换技术
10.1模/数及数/模转换技术概述
10.2数/模转换器(DAC)
10.2.1DAC的基本原理
10.2.2电压型DAC
10.2.3电流型DAC
10.2.4中规模集成DAC
10.2.5DAC的性能指标
10.3模/数转换器(ADC)
10.3.1A/D转换的基本原理
10.3.2直接转换型ADC
10.3.3间接转换型ADC
10.3.4ACD的性能指标
10.4集成ADC
小结
思考题和习题
附录一常用逻辑单元图形符号对照表
附录二本书中的文字符号和图形符号及其说明
附录三汉英名词.缩写词对照表
参考文献
猜您喜欢