书籍详情
MAX+PLUSⅡ应用入门
作者:王建校,宁改娣编著
出版社:科学出版社
出版时间:2000-01-01
ISBN:9787030086273
定价:¥25.00
购买这本书可以去
内容简介
本书共两篇,前二章为入门篇,介绍原理图、ABEL、VHDL和波形等四种编辑方法,以及建立项目的基本方法和对已完成项目的仿真方法;它们相互独立、自成体系。另外还介绍了数字电子钟、数字频率计、电子抢答器、出租车计价器的设计等。后六章为语言篇,供读者学习硬件描述语言或实际设计时参考。本书图文并茂,便于读者学习。本书适合于高等院校学生、电子电路设计人员及电子设计爱好者使用,也可以作为数字电子技术基础教学的参考书。
作者简介
暂缺《MAX+PLUSⅡ应用入门》作者简介
目录
第一章 MAX+PLUS Ⅱ入门
1.1 原理图输入
1.2 文本编辑(ABEL)
1.3 文本编辑(VHDL)
1.4 波形编辑
1.5 建立名为first的工程项目
1.6 模拟仿真
1.7 定时分析
第二章 设计举例
2.1 实验板简介
2.2 7段数码管译码器(DE4_7)
2.3 8选1多路选择器(MULS_1)
2.4 计数器(CNT1000)
2.5 动态数码管显示(DISPLAY)
2.6 数字电子钟(CLK)
2.7 频率计(FREQ)
2.8 电子抢答器
2.9 出租车计价器
2.10 小结
第三章 概述
3.1 AHDL设计入门
3.2 文本文件(Text Design File)
3.2.1 文本设计文件中的段(Section)
3.2.2 层次结构设计中的文件
3.2.3 Include文件
3.3 使用AHDL
第四章 如何使用AHDL
4.1 简介
4.1.1 数值
4.1.2 常量
4.1.3 AHDL模板
4.1.4 AHDL的例子
4.2 组合逻辑
4.2.1 布尔表达式和等式的实现
4.2.2 节点的定义
4.2.3 组的定义
4.2.4 条件逻辑的实现
4.2.5 建立译码器
4.2.6 变量的默认值
4.2.7 低有效逻辑
4.2.8 双向管脚
4.3 时序逻辑
4.3.1 寄存器的说明
4.3.2 带寄存器的输出端口的说明
4.3.3 创建计数器
4.4 状态机
4.4.1 建立状态机
4.4.2 时钟、复位和使能信号的设置
4.4.3 设定状态的输出值
4.4.4 设置状态的转换方式
4.4.5 设置状态机的状态位和状态值
4.4.6 带同步输出端的状态机
4.4.7 带异步输出的状态机
4.4.8 对非法状态的处理
4.5 层次化设计的实现
4.5.1 使用Altera MAX+PLUS Ⅱ的函数
4.5.2 建立和使用用户自定义的函数
4.6 对逻辑综合的控制
4.6.1 使用LCELL和SOFT原语
4.6.2 输出端口的默认值
4.6.3 状态机状态位与状态值的设定
第五章 基本元素
5.1 保留关键字和保留标识符(Reserveed Keywords&Identifiers)
5.1.1 保留关键字
5.1.2 保留标识符
5.2 符号(Symbols)
5.3 带引号和不带引号的名称(Quoted&Unquoted Names)
5.4 组(Groups)
5.4.1 组的记法
5.4.2 组域及组的子域
5.5 AHDL中的数字
5.6 布尔表达式
5.6.1 逻辑运算符
5.6.2 含有NOT运算符的表达式
5.6.3 含有AND、NAND、OR、NOR、XOR和XNOR的表达式
5.6.4 算术运算符
5.6.5 比较符
5.6.6 布尔运算符和比较符的优先级
5.7 原语(Primitives)
5.7.1 缓冲器原语
5.7.2 触发器和锁存器原语(FlipFlop&Latch Primotives)
5.7.3 原语/端口的互连
5.8 函数(Macrofunctions)
5.9 端口(Port)
5.9.1 当前文件的端口
5.9.2 实例的端口
第六章 设计结构
6.1 简介
6.2 Title语句 (Titl Statement)
6.3 Include语句(Include Statement)
6.4 Constant语句
6.5 函数原型语句(Function Prototype Statement)
6.6 Options语句
6.7 子设计段(Subdesign Section)
6.8 变量段(Variable Section)
6.8.1 实例说明(Instance Declaration)
6.8.2 节点说明(Node Declaration)
6.8.3 寄存器说明
6.8.4 状态机说明
6.8.5 状态机别名说明
6.9 逻辑段
6.9.1 布尔等式
6.9.2 布尔控制等式
6.9.3 Case语句
6.9.4 Defaults语句
6.9.5 If语句
6.9.6 函数或原语的内部直接引用(In-Line Macrofunction or Primitive Referenc)
6.9.7 真值表语句
第七章 语法
7.1 词汇元素
7.2 AHDL的主要结构
7.3 Title语句语法规则
7.4 Include语句语法规则
7.5 Constant语句语法规则
7.6 函数原型语句语法规则
7.7 Options语句语法规则
7.8 子设计段语法规则
7.9 变量段语法规则
7.9.1 状态机说明语句语法规则
7.9.2 状态机别名说明语句语法规则
7.10 逻辑段语法规则
7.10.1 布尔等式语法规则
7.10.2 布尔控制等式(Boolean Control Equation)语法规则
7.10.3 Case语句语法规则
7.10.4 Defaults语句语法规则
7.10.5 If语句语法规则
7.10.6 函数或原语的内部直接引用(In-Line Macrofunction or Primitive Reference)语法规则
7.10.7 其值表语句语法规则
7.11 端口语法规则
7.12 组的语法规则
7.13 组和表的语法规则
第八章 设计风格
8.1 常用的设计风格
8.2 空白区(White Space)
8.3 注释与文档
8.4 命名习惯
8.5 缩格
8.6 文件结构
附录
附录A 实验板实物图
附录B EPM7128引脚图
附录C 常见错误及处理技巧
附录D MAX+PLUS Ⅱ快捷按钮的使用方法
1.1 原理图输入
1.2 文本编辑(ABEL)
1.3 文本编辑(VHDL)
1.4 波形编辑
1.5 建立名为first的工程项目
1.6 模拟仿真
1.7 定时分析
第二章 设计举例
2.1 实验板简介
2.2 7段数码管译码器(DE4_7)
2.3 8选1多路选择器(MULS_1)
2.4 计数器(CNT1000)
2.5 动态数码管显示(DISPLAY)
2.6 数字电子钟(CLK)
2.7 频率计(FREQ)
2.8 电子抢答器
2.9 出租车计价器
2.10 小结
第三章 概述
3.1 AHDL设计入门
3.2 文本文件(Text Design File)
3.2.1 文本设计文件中的段(Section)
3.2.2 层次结构设计中的文件
3.2.3 Include文件
3.3 使用AHDL
第四章 如何使用AHDL
4.1 简介
4.1.1 数值
4.1.2 常量
4.1.3 AHDL模板
4.1.4 AHDL的例子
4.2 组合逻辑
4.2.1 布尔表达式和等式的实现
4.2.2 节点的定义
4.2.3 组的定义
4.2.4 条件逻辑的实现
4.2.5 建立译码器
4.2.6 变量的默认值
4.2.7 低有效逻辑
4.2.8 双向管脚
4.3 时序逻辑
4.3.1 寄存器的说明
4.3.2 带寄存器的输出端口的说明
4.3.3 创建计数器
4.4 状态机
4.4.1 建立状态机
4.4.2 时钟、复位和使能信号的设置
4.4.3 设定状态的输出值
4.4.4 设置状态的转换方式
4.4.5 设置状态机的状态位和状态值
4.4.6 带同步输出端的状态机
4.4.7 带异步输出的状态机
4.4.8 对非法状态的处理
4.5 层次化设计的实现
4.5.1 使用Altera MAX+PLUS Ⅱ的函数
4.5.2 建立和使用用户自定义的函数
4.6 对逻辑综合的控制
4.6.1 使用LCELL和SOFT原语
4.6.2 输出端口的默认值
4.6.3 状态机状态位与状态值的设定
第五章 基本元素
5.1 保留关键字和保留标识符(Reserveed Keywords&Identifiers)
5.1.1 保留关键字
5.1.2 保留标识符
5.2 符号(Symbols)
5.3 带引号和不带引号的名称(Quoted&Unquoted Names)
5.4 组(Groups)
5.4.1 组的记法
5.4.2 组域及组的子域
5.5 AHDL中的数字
5.6 布尔表达式
5.6.1 逻辑运算符
5.6.2 含有NOT运算符的表达式
5.6.3 含有AND、NAND、OR、NOR、XOR和XNOR的表达式
5.6.4 算术运算符
5.6.5 比较符
5.6.6 布尔运算符和比较符的优先级
5.7 原语(Primitives)
5.7.1 缓冲器原语
5.7.2 触发器和锁存器原语(FlipFlop&Latch Primotives)
5.7.3 原语/端口的互连
5.8 函数(Macrofunctions)
5.9 端口(Port)
5.9.1 当前文件的端口
5.9.2 实例的端口
第六章 设计结构
6.1 简介
6.2 Title语句 (Titl Statement)
6.3 Include语句(Include Statement)
6.4 Constant语句
6.5 函数原型语句(Function Prototype Statement)
6.6 Options语句
6.7 子设计段(Subdesign Section)
6.8 变量段(Variable Section)
6.8.1 实例说明(Instance Declaration)
6.8.2 节点说明(Node Declaration)
6.8.3 寄存器说明
6.8.4 状态机说明
6.8.5 状态机别名说明
6.9 逻辑段
6.9.1 布尔等式
6.9.2 布尔控制等式
6.9.3 Case语句
6.9.4 Defaults语句
6.9.5 If语句
6.9.6 函数或原语的内部直接引用(In-Line Macrofunction or Primitive Referenc)
6.9.7 真值表语句
第七章 语法
7.1 词汇元素
7.2 AHDL的主要结构
7.3 Title语句语法规则
7.4 Include语句语法规则
7.5 Constant语句语法规则
7.6 函数原型语句语法规则
7.7 Options语句语法规则
7.8 子设计段语法规则
7.9 变量段语法规则
7.9.1 状态机说明语句语法规则
7.9.2 状态机别名说明语句语法规则
7.10 逻辑段语法规则
7.10.1 布尔等式语法规则
7.10.2 布尔控制等式(Boolean Control Equation)语法规则
7.10.3 Case语句语法规则
7.10.4 Defaults语句语法规则
7.10.5 If语句语法规则
7.10.6 函数或原语的内部直接引用(In-Line Macrofunction or Primitive Reference)语法规则
7.10.7 其值表语句语法规则
7.11 端口语法规则
7.12 组的语法规则
7.13 组和表的语法规则
第八章 设计风格
8.1 常用的设计风格
8.2 空白区(White Space)
8.3 注释与文档
8.4 命名习惯
8.5 缩格
8.6 文件结构
附录
附录A 实验板实物图
附录B EPM7128引脚图
附录C 常见错误及处理技巧
附录D MAX+PLUS Ⅱ快捷按钮的使用方法
猜您喜欢