书籍详情
数字逻辑实用教程
作者:王玉龙著
出版社:清华大学出版社
出版时间:2006-01-01
ISBN:9787302051275
定价:¥28.00
购买这本书可以去
内容简介
本书内容包括:逻辑代数基础、组合线路的分析、组合线路的设计、时序线路的分析、时序线路的设计、可编程逻辑器件、数字逻辑实验指南。王玉龙编著本书系统介绍了数字电路逻辑设计的基本理论和方法。全书共8章,第1章介绍了数字电路逻辑设计的数学工具——逻辑代数,第2—5章介绍了组合逻辑线路和时序逻辑线路的分析与设计方法,第6章介绍了可编程逻辑器件用于数字设计的基本原理和方法,第7章介绍了数字电路逻辑设计的基本实验方法,第8章提供了本书前六章练习题的解答。本书是作者在长期从事数字逻辑教学工作的基础上编写的,具有易读、简明和实用等特点。本书取材较新、概念清晰、逻辑性强、语言流畅,适于读者自学。本书可作为高等院校计算机专业本科“数字逻辑”课程的教材。若删去书中带*号的内容,本书也可作为计算机专业大专生的“数字逻辑”(或数字电路)课程的教材。本书也可供从事计算机、自动化及电子学等专业的科技人员参考。
作者简介
暂缺《数字逻辑实用教程》作者简介
目录
第1章 逻辑代数基础
1.1 逻辑变量及其基本运算
1.2 逻辑函数及其标准形式
1.2.1 逻辑函数的定义
1.2.2 逻辑函数的表示法
1.2.3 逻辑函数的标准形式
1.2.4 逻辑函数三种表示法的关系
1.2.5 逻辑函数的“相等”概念
1.3 逻辑代数的主要定理及常用公式
1.3.1 逻辑代数的主要定理
1.3.2 逻辑代数的常用公式
*1.3.3 定理及常用公式的应用举例
1.4 逻辑函数的化简
1.4.1 逻辑函数最简式的定义
1.4.2代数化简法
1.4.3 卡诺图化简法
*1.4.4 列表化简法(Quinc-McCluskcy法)
练习1
第2章 组合线路的分析
2.1 逻辑门电路的外特性
2.1.1 简单逻辑门电路
2.1.2 复合逻辑门电路
2.1.3 门电路的主要外特性参数
2.2 正逻辑与负逻辑
2.2.1 正、负逻辑的基本概念
*2.2.2 正、负逻辑的变换定理
2.3 组合线路分析方法概述
2.4 全加器
2.5 译码器
2.6 数据多路选择器
2.7 奇偶校验器
*2.8 组合线路的冒险现象
2.8.1 组合险象的定义
2.8.2 组合险象的分类
2.8.3 组合险象的消除方法
练习2
第3章 组合线路的设计
3.1 组合线路的设计方法概述
3.2 逻辑问题的描述
3.3 逻辑函数的变换
3.3.1 逻辑函数的“与非”门实现
3.3.2 逻辑函数的“与或非”门实现
*3.3.3 逻辑函数的“或非”门实现
3.4 组合线路设计中的特殊问题
3.4.1 可利用任意项的线路设计
*3.4.2 无反变量输入的线路设计
*3.4.3 多输出函数的线路设计
*3.5 考虑级数的线路设计
3.5.1 加法器的进位链
3.5.2多级译码器
3.6 组合线路设计举例
3.6.1 全加器的设计
*3.6.2 8421码加法器设计
3.6.3 八段译码器的设计
3.7 应用MSI功能块的组合线路设计
3.7.1 用数据多路选择器功能块实现组合逻辑
3.7.2 用译码器功能块实现组合逻辑
练习3
第4章 时序线路的分析
4.1 时序线路概述
4.2 触发器的外特性
4.2.1 触发器的逻辑符号及外特性
*4.2.2 各类触发器的相互演变
4.3 时序线路的分析方法
4.3.1 同步时序线路的分析举例
*4.3.2 异步时序线路的分析举例
4.4 计算机中常用的时序线路
……
第5章 时序线路的设计
第6章 可编程逻辑器件
第7章 数字逻辑实验指南
第8章 练习题解
主要参考资料
1.1 逻辑变量及其基本运算
1.2 逻辑函数及其标准形式
1.2.1 逻辑函数的定义
1.2.2 逻辑函数的表示法
1.2.3 逻辑函数的标准形式
1.2.4 逻辑函数三种表示法的关系
1.2.5 逻辑函数的“相等”概念
1.3 逻辑代数的主要定理及常用公式
1.3.1 逻辑代数的主要定理
1.3.2 逻辑代数的常用公式
*1.3.3 定理及常用公式的应用举例
1.4 逻辑函数的化简
1.4.1 逻辑函数最简式的定义
1.4.2代数化简法
1.4.3 卡诺图化简法
*1.4.4 列表化简法(Quinc-McCluskcy法)
练习1
第2章 组合线路的分析
2.1 逻辑门电路的外特性
2.1.1 简单逻辑门电路
2.1.2 复合逻辑门电路
2.1.3 门电路的主要外特性参数
2.2 正逻辑与负逻辑
2.2.1 正、负逻辑的基本概念
*2.2.2 正、负逻辑的变换定理
2.3 组合线路分析方法概述
2.4 全加器
2.5 译码器
2.6 数据多路选择器
2.7 奇偶校验器
*2.8 组合线路的冒险现象
2.8.1 组合险象的定义
2.8.2 组合险象的分类
2.8.3 组合险象的消除方法
练习2
第3章 组合线路的设计
3.1 组合线路的设计方法概述
3.2 逻辑问题的描述
3.3 逻辑函数的变换
3.3.1 逻辑函数的“与非”门实现
3.3.2 逻辑函数的“与或非”门实现
*3.3.3 逻辑函数的“或非”门实现
3.4 组合线路设计中的特殊问题
3.4.1 可利用任意项的线路设计
*3.4.2 无反变量输入的线路设计
*3.4.3 多输出函数的线路设计
*3.5 考虑级数的线路设计
3.5.1 加法器的进位链
3.5.2多级译码器
3.6 组合线路设计举例
3.6.1 全加器的设计
*3.6.2 8421码加法器设计
3.6.3 八段译码器的设计
3.7 应用MSI功能块的组合线路设计
3.7.1 用数据多路选择器功能块实现组合逻辑
3.7.2 用译码器功能块实现组合逻辑
练习3
第4章 时序线路的分析
4.1 时序线路概述
4.2 触发器的外特性
4.2.1 触发器的逻辑符号及外特性
*4.2.2 各类触发器的相互演变
4.3 时序线路的分析方法
4.3.1 同步时序线路的分析举例
*4.3.2 异步时序线路的分析举例
4.4 计算机中常用的时序线路
……
第5章 时序线路的设计
第6章 可编程逻辑器件
第7章 数字逻辑实验指南
第8章 练习题解
主要参考资料
猜您喜欢